Single Flip-flop Driving Circuit for glitch-free NAND-based Digitally Controlled Delay-Lines / DE CARO, Davide; Tessitore, Fabio; Vai, G.; Castellano, Gerardo; Napoli, Ettore; Petra, Nicola; Parrella, C.; Strollo, ANTONIO GIUSEPPE MARIA. - In: CIRCUITS, SYSTEMS, AND SIGNAL PROCESSING. - ISSN 1531-5878. - 36:4(2017), pp. 1341-1360. [10.1007/s00034-016-0369-5]

Single Flip-flop Driving Circuit for glitch-free NAND-based Digitally Controlled Delay-Lines

DE CARO, Davide;TESSITORE, FABIO;CASTELLANO, GERARDO;NAPOLI, ETTORE;PETRA, NICOLA;STROLLO, ANTONIO GIUSEPPE MARIA
2017

2017
Single Flip-flop Driving Circuit for glitch-free NAND-based Digitally Controlled Delay-Lines / DE CARO, Davide; Tessitore, Fabio; Vai, G.; Castellano, Gerardo; Napoli, Ettore; Petra, Nicola; Parrella, C.; Strollo, ANTONIO GIUSEPPE MARIA. - In: CIRCUITS, SYSTEMS, AND SIGNAL PROCESSING. - ISSN 1531-5878. - 36:4(2017), pp. 1341-1360. [10.1007/s00034-016-0369-5]
File in questo prodotto:
Non ci sono file associati a questo prodotto.

I documenti in IRIS sono protetti da copyright e tutti i diritti sono riservati, salvo diversa indicazione.

Utilizza questo identificativo per citare o creare un link a questo documento: https://hdl.handle.net/11588/656989
Citazioni
  • ???jsp.display-item.citation.pmc??? ND
  • Scopus 3
  • ???jsp.display-item.citation.isi??? 2
social impact