L'articolo presenta una innovativa architettura per la moltiplicazione unificata nei campi binari GF(2m) e in aritmetica modulare. L'architettura è stata sintetizzata per ASIC ottenendo tempi di esecuzione più bassi rispetto alla migliore architettura presentata prima in letteratura (Satoh e Takano, IEEE Transactions on Computers, 2003)

Dual-Field Arithmetic Core for High-Performance Cryptographic Operations / Cilardo, Alessandro; R., Piscitelli; Mazzocca, Nicola; Petra, Nicola. - STAMPA. - (2008), pp. 31-37. (Intervento presentato al convegno Very Large Scale Integration - System-on-Chip 2008 tenutosi a Rhodes, Grecia nel Ottobre 2008).

Dual-Field Arithmetic Core for High-Performance Cryptographic Operations

CILARDO, Alessandro;MAZZOCCA, NICOLA;PETRA, NICOLA
2008

Abstract

L'articolo presenta una innovativa architettura per la moltiplicazione unificata nei campi binari GF(2m) e in aritmetica modulare. L'architettura è stata sintetizzata per ASIC ottenendo tempi di esecuzione più bassi rispetto alla migliore architettura presentata prima in letteratura (Satoh e Takano, IEEE Transactions on Computers, 2003)
2008
9783901882326
Dual-Field Arithmetic Core for High-Performance Cryptographic Operations / Cilardo, Alessandro; R., Piscitelli; Mazzocca, Nicola; Petra, Nicola. - STAMPA. - (2008), pp. 31-37. (Intervento presentato al convegno Very Large Scale Integration - System-on-Chip 2008 tenutosi a Rhodes, Grecia nel Ottobre 2008).
File in questo prodotto:
Non ci sono file associati a questo prodotto.

I documenti in IRIS sono protetti da copyright e tutti i diritti sono riservati, salvo diversa indicazione.

Utilizza questo identificativo per citare o creare un link a questo documento: https://hdl.handle.net/11588/328454
Citazioni
  • ???jsp.display-item.citation.pmc??? ND
  • Scopus ND
  • ???jsp.display-item.citation.isi??? ND
social impact